M2354KJFAE
(3973 kB)
|
- platforma bezpieczeństwa PSA (Platform Security Architecture) Certified Level 1, Level 2 i Level 3
- Technologia TrustZone dla architektury ARMv8-M
- częstotliwość pracy do 96 MHz
- programowalne źródło zegara systemowego
- 2 zewnętrzne oscylatory kwarcowe i 3 wewnętrzne oscylatory RC
- pętla PLL do 200 MHz
- 32-bitowy sprzętowy mnożnik / dzielnik
- pamięć XOM (eXecute-Only-Memory) do zabezpieczania krytycznych kodów programów
- 3 KB OTP ROM z dodatkowymi bitami blokady
- sprzętowe akceleratory kryptograficzne: AES-256, SHA-512, HMAC-512, ECC i RSA-4096
- generator liczb losowych TRNG (True Random Number Generator) do szyfrowania danych
- 6 pinów do wykrywania sabotażu
- do 106 końcówek We/Wy
- 4 x 32-bitowe układy czasowe
- RTC
- Watchdog
- interfejsy: 6 x UART, 2 x USCI (Universal Serial Control Interface konfigurowany jako UART, SPI lub I2C), 1 x QSPI, 4 x SPI / I2S, 3 x I2C, 1 x CAN, 2 x LIN, 3 x SC ( ISO-7816-3), 1 x SDHC, 16/8-bitowy EBI, 4 x I2S) / AC97, USB 2.0 FS OTG, USB 1.1 Host, USB 2.0 FS Device
- VAI (Voltage Adjustable Interface - interfejs o regulowanym napięciu)
- 16-kanałowy PDMA
- 24-kanałowy 16-bitowy PWM
- 16-kanałowy 12-bitowy przetwornik A/C
- 2-kanałowy 12-bitowy przetwornik C/A
- zewnętrzny pin VREF lub wewnętrzne napięcie odniesienia VREF
- 2 x komparator analogowy
- sterownik LCD
- 128-bitowy numer identyfikacyjny (UID) i 128-bitowy numer identyfikacyjny użytkownika (UCID)
- stabilizator LDO
- tryby oszczędzania energii: Power-down, Standby Power-down i Deep Power-down
|
1024 kB |
256 kB |
8 kB |
16 kB |
ISP ICP IAP |
Zewn. kwarcowy: 4 - 24 MHz 32,768 kHz
Wewn. RC: 12 MHz 48 MHz 32 kHz |
1,7 – 3,6 |
-40 – +105 |
LQFP-128 |
P |
M2354LJFAE
(3973 kB)
|
- platforma bezpieczeństwa PSA (Platform Security Architecture) Certified Level 1, Level 2 i Level 3
- Technologia TrustZone dla architektury ARMv8-M
- częstotliwość pracy do 96 MHz
- programowalne źródło zegara systemowego
- 2 zewnętrzne oscylatory kwarcowe i 3 wewnętrzne oscylatory RC
- pętla PLL do 200 MHz
- 32-bitowy sprzętowy mnożnik / dzielnik
- pamięć XOM (eXecute-Only-Memory) do zabezpieczania krytycznych kodów programów
- 3 KB OTP ROM z dodatkowymi bitami blokady
- sprzętowe akceleratory kryptograficzne AES-256, SHA-512, HMAC-512, ECC i RSA-4096
- generator liczb losowych TRNG (True Random Number Generator) do szyfrowania danych
- 1 pin do wykrywania sabotażu
- do 40 końcówek We/Wy
- 4 x 32-bitowe układy czasowe
- RTC
- Watchdog
- interfejsy: 6 x UART, 2 x USCI (Universal Serial Control Interface konfigurowany jako UART, SPI lub I2C), 1 x QSPI, 3 x SPI / I2S, 3 x I2C, 1 x CAN, 2 x LIN, 3 x SC ( ISO-7816-3), 1 x SDHC, 16/8-bitowy EBI, 3 x I2S) / AC97, USB 2.0 FS OTG, USB 1.1 Host, USB 2.0 FS Device
- VAI (Voltage Adjustable Interface - interfejs o regulowanym napięciu)
- 16-kanałowy PDMA
- 24-kanałowy 16-bitowy PWM
- 11-kanałowy 12-bitowy przetwornik A/C
- 2-kanałowy 12-bitowy przetwornik C/A
- zewnętrzny pin VREF lub wewnętrzne napięcie odniesienia VREF
- 2 x komparator analogowy
- sterownik LCD
- 128-bitowy numer identyfikacyjny (UID) i 128-bitowy numer identyfikacyjny użytkownika (UCID)
- stabilizator LDO
- tryby oszczędzania energii: Power-down, Standby Power-down i Deep Power-down
|
1024 kB |
256 kB |
8 kB |
16 kB |
ISP ICP IAP |
Zewn. kwarcowy: 4 - 24 MHz 32,768 kHz
Wewn. RC: 12 MHz 48 MHz 32 kHz |
1,7 – 3,6 |
-40 – +105 |
LQFP-48 |
P |
M2354SJFAE
(3973 kB)
|
- platforma bezpieczeństwa PSA (Platform Security Architecture) Certified Level 1, Level 2 i Level 3
- Technologia TrustZone dla architektury ARMv8-M
- częstotliwość pracy do 96 MHz
- programowalne źródło zegara systemowego
- 2 zewnętrzne oscylatory kwarcowe i 3 wewnętrzne oscylatory RC
- pętla PLL do 200 MHz
- 32-bitowy sprzętowy mnożnik / dzielnik
- pamięć XOM (eXecute-Only-Memory) do zabezpieczania krytycznych kodów programów
- 3 KB OTP ROM z dodatkowymi bitami blokady
- sprzętowe akceleratory kryptograficzne AES-256, SHA-512, HMAC-512, ECC i RSA-4096
- generator liczb losowych TRNG (True Random Number Generator) do szyfrowania danych
- 1 pin do wykrywania sabotażu
- do 50 końcówek We/Wy
- 4 x 32-bitowe układy czasowe
- RTC
- Watchdog
- interfejsy: 6 x UART, 2 x USCI (Universal Serial Control Interface konfigurowany jako UART, SPI lub I2C), 1 x QSPI, 4 x SPI / I2S, 3 x I2C, 1 x CAN, 2 x LIN, 3 x SC ( ISO-7816-3), 1 x SDHC, 16/8-bitowy EBI, 4 x I2S) / AC97, USB 2.0 FS OTG, USB 1.1 Host, USB 2.0 FS Device
- VAI (Voltage Adjustable Interface - interfejs o regulowanym napięciu)
- 16-kanałowy PDMA
- 24-kanałowy 16-bitowy PWM
- 16-kanałowy 12-bitowy przetwornik A/C
- 2-kanałowy 12-bitowy przetwornik C/A
- zewnętrzny pin VREF lub wewnętrzne napięcie odniesienia VREF
- 2 x komparator analogowy
- sterownik LCD
- 128-bitowy numer identyfikacyjny (UID) i 128-bitowy numer identyfikacyjny użytkownika (UCID)
- stabilizator LDO
- tryby oszczędzania energii: Power-down, Standby Power-down i Deep Power-down
|
1024 kB |
256 kB |
8 kB |
16 kB |
ISP ICP IAP |
Zewn. kwarcowy: 4 - 24 MHz 32,768 kHz
Wewn. RC: 12 MHz 48 MHz 32 kHz |
1,7 – 3,6 |
-40 – +105 |
LQFP-64 |
P |