Moduły synchronizacyjne
Moduły synchronizacyjne dla STRATUM
Typ elementu |
Opis | Zakres częstotliwości [MHz] | Stabilność częstotliwości | Sygnał wyjściowy | Napięcie zasilania [V] | Temperatura pracy [°C] | Wymiary [mm] | | |
SY01−S3 (165 kB) Moduł synchronizacyjny bazujący na oscylatorze OCXO, przeznaczony do zegarów poziomu STRATUM 3 w systemach ATM, PDH, SDH i SONET:- cyfrowa pętla PLL
- dwa wejścia odniesienia z dwóch niezależnych źródeł w zakresie 8 kHz - 77,76 MHz
- dwa wyjścia o częstotliwości do 77,76 MHz
- cztery tryby timingu: bez synchronizacji, fazowanie z sygnałem odniesienia 1, fazowanie z sygnałem odniesienia 2, fazowanie z sygnałem buforowanym
- interfejs do hosta i port JTAG
| 8 kHz - 77,76 | ±0,28 PPM ±1 PPM | HCMOS | 5,0 | -20 - +70 | 50,1 x 50,1 x 19,5 (DIP-18) | | | SY01−S3T (173 kB) Moduł synchronizacyjny bazujący na oscylatorze TCXO, przeznaczony do zegarów poziomu STRATUM 3 w systemach ATM, PDH, SDH i SONET:- cyfrowa pętla PLL
- dwa wejścia odniesienia z dwóch niezależnych źródeł w zakresie 8 kHz - 77,76 MHz
- dwa wyjścia o częstotliwości do 77,76 MHz
- cztery tryby timingu: bez synchronizacji, fazowanie z sygnałem, fazowanie z sygnałem odniesienia 2, fazowanie z sygnałem buforowanym
- interfejs do hosta i port JTAG
| 8 kHz - 77,76 | ±0,28 PPM ±1 PPM | HCMOS | 5,0 | -20 - +70 | 50,1 x 50,1 x 19,5 (DIP-18) | | | SY01−SMC (144 kB) Moduł synchronizacyjny bazujący na oscylatorze VCXO, przeznaczony do systemów SONET/SDH zgodnie ze specyfikacją SONET Minimum Clock (SMC):- cyfrowa pętla PLL
- dwa wejścia odniesienia z dwóch niezależnych źródeł w zakresie 8 kHz - 77,76 MHz
- dwa wyjścia o częstotliwości do 77,76 MHz
- cztery tryby timingu: bez synchronizacji, fazowanie z sygnałem odniesienia 1, fazowanie z sygnałem odniesienia 2, fazowanie z sygnałem buforowanym
- interfejs do hosta i port JTAG
| 8 kHz - 77,76 | ±4,1 PPM | HCMOS | 5,0 | -20 - +70 | 45,7 x 45,7 x 14,0 (DIP-18) | | | SY01−S3F (164 kB) Moduł synchronizacyjny bazujący na oscylatorze OCXO, przeznaczony do zegarów poziomu STRATUM 3 w systemach ATM, PDH, SDH i SONET:- cyfrowa pętla PLL
- dwa wejścia odniesienia z dwóch niezależnych źródeł w zakresie 8 kHz - 77,76 MHz
- dwa wyjścia o częstotliwości do 77,76 MHz
- cztery tryby timingu: bez synchronizacji, fazowanie z sygnałem odniesienia 1, fazowanie z sygnałem odniesienia 2, fazowanie z sygnałem buforowanym
- dodatkowy niesynchronizowany oscylator TCXO o stabilności ±4,6 PPM
- interfejs do hosta i port JTAG
| 8 kHz - 77,76 | ±0,28 PPM ±1 PPM | LVCMOS/HCMOS | 5,0 | -20 - +70 | 50,1 x 50,1 x 19,5 (DIP-18) | | |
Synchronizatory PLL
Typ elementu |
Opis | Zakres częstotliwości [MHz] | Sygnał wyjściowy | Napięcie zasilania [V] | Temperatura pracy [°C] | Wymiary [mm] | | |
SY02−PLL (261 kB) Niskoczęstotliwościowy synchronizator PLL bazujący na oscylatorze VCXO, przeznaczony do ATM, PDH, SDH, SONET i innych systemów telekomunikacyjnych:- cyfrowa pętla PLL
- wejście odniesienia na cztery wybieralne częstotliwości: 8 / 16 / 32 / 64 kHz
- wyjście 3-stanowe o częstotliwości do 77,76 MHz
- dodatkowe wyjście zegara niesynchronizowanego o stabilności ±20 PPM
- port JTAG
| 8 kHz - 77,76 | HCMOS z wyjściem trójstanowym | 3,3 | 0 - +70 | SMD 14-pin J-leads 14-pin (patrz pdf) | | | SY02−PLL2 (150 kB) 2-wejściowy niskoczęstotliwościowy synchronizator PLL bazujący na oscylatorze VCXO, przeznaczony do ATM, PDH, SDH, SONET i innych systemów telekomunikacyjnych:- cyfrowa pętla PLL
- dwa wejścia odniesienia na częstotliwości wybierane w zakresie 8 kHz - 77,76 MHz
- wyjście 3-stanowe o częstotliwości do 77,76 MHz
- dodatkowe wyjście zegara niesynchronizowanego o stabilności ±20 PPM
- port JTAG
| 8 kHz - 77,76 | LVHCMOS z wyjściem trójstanowym | 3,3 | 0 - +70 | 19,0 x 20,6 x 4,1 (SMD 14-pin) | | | SY02−HPLL (338 kB) Wysokoczęstotliwościowy synchronizator PLL bazujący na oscylatorze VCXO lub VCSO, przeznaczony do ATM, PDH, SDH, SONET i innych systemów telekomunikacyjnych:- cyfrowa pętla PLL
- dwa wejścia odniesienia na częstotliwości wybierane w zakresie 8 kHz - 77,76 MHz
- 3-stanowe wyjście różnicowe o częstotliwości do 777,6 MHz
- dodatkowe wyjście zegara niesynchronizowanego o stabilności ±32 PPM
- port JTAG
| 51,84 - 777,6 | LVPECL z wyjściem trójstanowym | 3,3 | 0 - +70 | SMD 14-pin J-leads 14-pin (patrz pdf) | | | SY02−HIPL (311 kB) Wysokoczęstotliwościowy synchronizator PLL bazujący na oscylatorze VCXO lub VCSO, przeznaczony do ATM, PDH, SDH, SONET i innych systemów telekomunikacyjnych:- cyfrowa pętla PLL
- jedno wejście odniesienia na częstotliwości wybierane w zakresie 19,44 MHz - 777,6 MHz
- 3-stanowe wyjście różnicowe o częstotliwości do 777,6 MHz
- dodatkowe wyjście zegara niesynchronizowanego o stabilności ±30 PPM (VCXO) lub ±150 PPM (VCSO)
- port JTAG
| 19,44 - 777,6 | LVPECL z wyjściem trójstanowym | 3,3 | 0 - +70 | 26,4 x 26,7 x 10,6 (J-leads 18-pin) | | | SY02−HP20 (311 kB) 2-wyjściowy niskoczęstotliwościowy synchronizator PLL bazujący na oscylatorze VCXO lub VCSO, przeznaczony do ATM, PDH, SDH, SONET i innych systemów telekomunikacyjnych:- cyfrowa pętla PLL
- jedno wejście odniesienia na częstotliwości wybierane w zakresie 8 kHz - 77,76 MHz
- dwie pary wysokoczęstotliwościowych wyjść różnicowych o częstotliwości do 666,5 MHz
- port JTAG
| 51,84 - 666,5143 | LVPECL | 3,3 | 0 - +70 | 20,3 x 24,1 x 9,6 (SMD 20-pin) | | | SY02−HLPL (253 kB) 2-wejściowy wysokoczęstotliwościowy synchronizator PLL z przełączaniem synfazowym, bazujący na oscylatorze VCXO lub VCSO, przeznaczony do ATM, PDH, SDH, SONET i innych systemów telekomunikacyjnych:- cyfrowa pętla PLL
- dwa wejścia odniesienia na częstotliwości wybierane w zakresie 8 kHz - 77,76 MHz
- 3-stanowe wyjście różnicowe o częstotliwości do 666,5 MHz
- dodatkowe wyjście zegara niesynchronizowanego o stabilności ±30 PPM (VCXO) lub ±150 PPM (VCSO)
- port JTAG
| 51,84 - 666,513 | LVPECL z wyjściem trójstanowym | 3,3 | 0 - +70 | 26,4 x 22,0 x 10,6 (J-leads 18-pin) | | | SY02−FEC (290 kB) Wysokoczęstotliwościowy regenerator zegara bazujący na oscylatorze VCXO lub VCSO, przeznaczony do ATM, PDH, SDH, SONET, DWDM, FEC i innych systemów telekomunikacyjnych:- cyfrowa pętla PLL
- dwa wejścia odniesienia na częstotliwości wybierane w zakresie 77,76 MHz - 777,6 MHz
- 3-stanowe wyjście różnicowe o częstotliwości do 777,6 MHz
- port JTAG
| 77,76 - 777,6 | LVPECL z wyjściem trójstanowym | 3,3 | 0 - +70 | 25,4 x 20,3 x 6,4 (SMD 16-pin) | | | SY02−MFTC (98 kB) Niskoczęstotliwościowy regenerator zegara bazujący na oscylatorze VCXO lub VCSO, przeznaczony do ATM, PDH, SDH, SONET, DWDM, FEC i innych systemów telekomunikacyjnych:- cyfrowa pętla PLL
- jedno wejście odniesienia na częstotliwości wybierane w zakresie 8 kHz - 77,76 MHz
- 3-stanowe wyjście różnicowe o częstotliwości do 77,76 MHz
- port JTAG
| 8 kHz - 77,76 | HCMOS/LVCMOS z wyjściem trójstanowym | 3,3 | 0 - +70 -40 - +85 | 25,4 x 20,3 x 6,4 (SMD 16-pin) | | | SY02−MFTP (97 kB) Wysokoczęstotliwościowy regenerator zegara bazujący na oscylatorze VCXO lub VCSO, przeznaczony do ATM, PDH, SDH, SONET, DWDM, FEC i innych systemów telekomunikacyjnych:- cyfrowa pętla PLL
- jedno wejście odniesienia na częstotliwości wybierane w zakresie 8 kHz - 77,76 MHz
- 3-stanowe wyjście różnicowe o częstotliwości do 777,6 MHz
- port JTAG
| 8 kHz - 777,6 | LVPECL z wyjściem trójstanowym | 3,3 | 0 - +70 -40 - +85 | 25,4 x 20,3 x 6,4 (SMD 16-pin) | | |
Moduły synchronizacyjne z płynnym przełączaniem
Typ elementu |
Opis | Zakres częstotliwości [MHz] | Sygnał wyjściowy | Napięcie zasilania [V] | Temperatura pracy [°C] | Wymiary [mm] | | |
SY05−HLPL (149 kB) 2-wejściowy i 2-wyjściowy wysokoczęstotliwościowy synchronizator PLL z przełączaniem synfazowym, bazujący na oscylatorze VCXO, przeznaczony do systemów ATM, PDH, SDH i SONET:- cyfrowa pętla PLL
- synfazowe przełączanie pomiędzy dwoma wejściami odniesienia na częstotliwościach wybieranych w zakresie 8 kHz - 77,76 MHz
- dwa wyjścia różnicowe LVPECL: główne o częstotliwości do 777,6 MHz, drugie o częstotliwości głównej podzielonej przez 2, 4 lub 8
- cztery tryby timingu: bez synchronizacji, fazowanie z sygnałem odniesienia 1, fazowanie z sygnałem odniesienia 2, fazowanie z sygnałem pętli zwrotnej
| 1,024 - 777,6 | LVPECL | 3,3 | -20 - +70 | 50,0 x 50,0 x 8,3 (DIP 28-pin) | | | SY05−HF (187 kB) Wielowyjściowy wysokoczęstotliwościowy synchronizator PLL z przełączaniem synfazowym, bazujący na oscylatorze VCXO, przeznaczony do systemów ATM, PDH, SDH i SONET:- cyfrowa pętla PLL
- synfazowe przełączanie pomiędzy dwoma wejściami odniesienia na częstotliwościach wybieranych w zakresie 8 kHz - 77,76 MHz
- do czterech wyjść różnicowych LVPECL i dwóch wyjść LVCMOS o częstotliwości do 777,6 MHz
- cztery tryby timingu: bez synchronizacji, fazowanie z sygnałem odniesienia 1, fazowanie z sygnałem odniesienia 2, fazowanie z sygnałem pętli zwrotnej
| 51,84 - 777,6 | LVPECL LVCMOS | 3,3 | -40 - +85 | 46,2 x 46,2 x 13,2 (DIP 34-pin) | | |
Moduły synchronizacyjne dla STRATUM 3/3E
Typ elementu |
Opis | Zakres częstotliwości [MHz] | Sygnał wyjściowy | Napięcie zasilania [V] | Temperatura pracy [°C] | Wymiary [mm] | | |
SY10 (268 kB) Wielowyjściowy synchronizator bazujący na oscylatorze OCXO, przeznaczony do zegarów poziomu STRATUM 3 i 3E w systemach ATM, PDH, SDH i SONET:- cyfrowa pętla PLL
- sześć wejść odniesienia na częstotliwości wybierane w zakresie 8 kHz - 77,76 MHz
- trzy wyjścia o częstotliwości do 77,76 MHz
- trzy tryby timingu: bez synchronizacji, fazowanie z sygnałami odniesienia, fazowanie z sygnałem buforowanym
- interfejs SPI do hosta i port JTAG
| 8 kHz - 77,76 | HCMOS | 3,3 | -20 - +70 | 46,2 x 46,2 x 16,0 (DIP 34-pin) | | |
Wysokoczęstotliwościowe moduły synchronizacyjne dla STRATUM 3
Typ elementu |
Opis | Zakres częstotliwości [MHz] | Sygnał wyjściowy | Napięcie zasilania [V] | Temperatura pracy [°C] | Wymiary [mm] | | |
SY15 (170 kB) Wielowyjściowy wysokoczęstotliwościowy synchronizator bazujący na oscylatorze OCXO lub TCXO, przeznaczony do zegarów poziomu STRATUM 3 w systemach ATM, PDH, SDH i SONET:- cyfrowa pętla PLL
- pięć wejść odniesienia na częstotliwości wybierane w zakresie 8 kHz - 77,76 MHz
- trzy wyjścia różnicowe o częstotliwości do 622,08 MHz
- trzy tryby timingu: bez synchronizacji, fazowanie z sygnałami odniesienia, fazowanie z sygnałem buforowanym
- interfejs SPI do hosta i port JTAG
| 155,52 - 622,08 | PECL z wyjściem trójstanowym | 5 lub 3,3 (PECL) | -20 - +70 | 46,2 x 46,2 x 16,0 (DIP 34-pin) | | |
|